网站地图| 免费获取|
免费论文网
  • 网站首页|
  • 论文范文|
  • 修改降重|
  • 职称论文|
  • 合作期刊|
  • 论文下载|
  • 计算机论文|
  • 外文翻译|
  • 免费论文|
  • 原创论文|
  • 开题报告论文
搜索

当前位置:免费论文网 -> 论文范文 -> 电子通信 -> 基于FPGA的IIR滤波器设计
自动化论文范文| 电子机电论文| 测控技术论文| 通信专业论文| 电气工程论文| 通信工程论文| 电子信息工程论文| 免费自动化论文| 免费电子论文| 免费电气论文| 免费通信论文

基于FPGA的IIR滤波器设计

本文ID:LW898 字数:13894,页数:39 价格:¥90.00 → 信用说明

扫一扫 扫一扫
基于FPGA的IIR滤波器设计

论文编号:TX009         论文字数:13894,页数:39

摘  要:数字信号处理在科学和工程技术许多领域中得到广泛的应用,与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,故本课题采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析了IIR数字滤波器的原理及设计方法,然后通过MAX+PLUSⅡ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加四个功能模块。分别对各模块采用VHDL进行描述后,进行了仿真和综合。仿真结果表明,本课题所设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值。
关键词:电子设计自动化,IIR数字滤波器,现场可编程门阵列,硬件描述语言

 

Abstract: Digital signal processing is widely used in lots of fields, such as in science and project technique. Compared with FIR digital filter, IIR digital filter can get high selectivity with low factorial. A kind of IIR digital filter design method was introduced in the paper, which is based on FPGA. By used the design plant of MAX+PLUSⅡ, we adopt blocking method named “Top-down ” and divide the entire IIR digital filter into four blocks, which are Clock control, Time delay, Multiply-addition and Progression. After described with VHDL, we do emulate and synthesis to each block. The result shows that, the introduced IIR digital filter runs fast, and the coefficient changes agility. It has high worth for consulting.
Key words: Electronic Design Automation, IIR Digital Filter, Field Programmable Gate Array, very High Speed Integrated Circuit Hardware Description Language (VHDL)

 

目  录

序言  1

1 IIR数字滤波器及其硬件实现方法  2
1.1  IIR数字滤波器概念  2
1.1.1  IIR数字滤波器的原理  2
1.1.2  IIR数字滤波器的基本结构  2
1.1.3  IIR数字滤波器的设计方法  3
1.2  IIR数字滤波器的硬件实现方  4

第2章  EDA技术和可编程逻辑器件  8
2.1  电子设计自动化EDA技术   8
2.2  可编程逻辑器件  8
2.2.1  可编程逻辑器件简介  8
2.2.2  使用FPGA器件进行开发的优点  9
2.2.3  FPGA设计的开发流程 9
2.3  硬件描述语言VHDL及数字系统设计方法  10
2.3.1  硬件描述语言VHDL简介  10
2.3.2  利用VHDL设计数字系统  10

第3章  IIR数字滤波器的设计与仿真结果分析  11
3.1  IIR数字滤波器各模块的设计与仿真结果分析  11
3.1.1  时序控制模块的设计与仿真结果分析  11
3.1.2  延时模块的设计与仿真结果分析  12
3.1.3  补码乘加模块的设计与仿真结果分析  12
3.1.4  累加模块的设计与仿真结果分析  14
3.1.5  顶层模块设计  14
3.2  IIR数字滤波器的仿真与结果分析  15
3.2.1  IIR数字滤波器的系统设计  15
3.2.2  IIR数字滤波器的系统仿真与结果分析  16
3.2.3  高阶IIR数字滤波器的实现  17

结束语  19
参考文献  20
致  谢  21
附录1  各模块VHDL程序  22
附录2  英文翻译  29

基于FPGA的IIR滤波器设计由免费论文网(www.jaoyuw.com)会员上传。
原创论文流程 相关论文
上一篇:MP3宽带音频解码关键技术的研究与.. 下一篇:ADSL宽带组网与测试
推荐论文 本专业最新论文
Tags:FPGA IIR滤波器 设计 2009-06-09 14:18:24【返回顶部】
发表论文

联系方式 | 论文说明 | 网站地图 | 免费获取 | 钻石会员 | 硕士论文


免费论文网提供论文范文,论文代发,原创论文

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2020 免费论文网 版权所有 湘ICP备19027999